通过将两大RISC-V领导者的IP与奕斯伟计算公司自主研发的NPU等多项专业技术相结合,为奕斯伟计算的 EIC77系列SoC带来先进的AI加速和丰富的用户界面。
RISC-V服务器芯片设计厂商Ventana Micro Systems发布了其第二代服务器CPU——Veyron V2
Codasip的全新700系列是一个可配置且可定制的RISC-V基准处理器系列,可实现无限创新。700系列是对Codasip广受欢迎的嵌入式内核的补充,它提供了一个不同的起点,以满足对更高性能的需求。
RISC-V定制计算领域的领导者Codasip今日宣布:推出一款全新的、高度可配置的RISC-V基准性处理器系列,以实现无限创新。该系列被命名为“700系列”,包括多款应用处理器和嵌入式处理器内核。
据路透社报道,近日多名美国议员打着所谓“保护国家安全”的旗号,要求拜登政府采取行动,限制美企参与合作研发在中国广泛使用的RISC-V开源技术
面对发展初期RISC-V生态薄弱的难点,赛昉科技同样有自己的独到见解。“垂直整合”的落地模式是赛昉科技的破局之策,从处理器内核到处理器芯片,到开发板和生态,再到最终的系统和产品,赛昉科技一路同行。
新公司坐落于德国,由英飞凌科技、高通、恩智浦半导体、博世以及诺迪克(Nordic)半导体共同投资,旨在加快“基于开源RISC-V架构的未来产品的商业化”。
作为Codasip的创新孵化器,该公司旗下的Codasip Labs不断探索将未来新技术快速推进到应用,因而于近期加入NimbleAI项目,为其开发一个RISC-V可定制内核,赋能神经形态传感3D集成芯片。
在未来三到五年内,大家就会看到我们目前所做的一切初步转化为成果。而可能在此之前,晶圆代工厂的业务调整就已经能反映出RISC-V的进步速度。
RISC-V对于国产芯发展的重要性,全国政协常委、香港恒基兆业集团主席、香港中华煤气暨港华智慧能源主席李家杰博士早有“预见”,并对RISC-V在国内的发展给予全方位支持。
可定制RISC-V处理器知识产权(IP)的领导者Codasip日前宣布已加入OpenHW Group。结合现有的OpenHW生态系统,Codasip将为包括形式验证在内的各种技术的标准开发做出贡献。
RISC-V管理机构CEO表示,她希望这一新兴开源处理器技术能够“拿下全世界”。但要想达成目标,这家非营利组织需要得到其他各方的全力支持,当然也包括x86巨头等已经在专有架构芯片领域占据主导地位的参与者。
当下的芯片市场,以x86、MIPS、ARM、RISC-V四种主流指令集/芯片架构为主,其中最为常见还是x86以及ARM。在AI热潮的推动下,RISC-V近年来正在飞速发展,其作为一种全新的、简单且开源免费的指令集架构则是实现突破限制的最佳选择。
欧洲处理器计划(EPI)已经成功对其基于RISC-V架构的欧洲处理器加速器(EPAC)完成了首轮测试,并宣称这代表着欧洲向本土超级计算硬件迈出了坚实的第一步。